Aim TTi MX100Q Manual De Instrucciones página 32

Tabla de contenido

Publicidad

Bit 2
Query Error (error de consulta). Habilitado cuando se produce un error de
consulta porque el controlador no ha emitido los comandos y leído los mensajes de
respuesta en la secuencia correcta.
Bit 0
Operation Complete (operación completada). Se habilita en respuesta al
comando «*OPC».
El Standard Event Status Register es leído y borrado por la consulta *ESR?, que retorna un
número decimal correspondiente a su contenido. En el encendido, se encuentra fijado a 128, para
comunicar el bit del encendido.
El Standard Event Status Enable Register proporciona una máscara entre el Event Status Register
y el Status Byte Register. Si cualquier bit se coloca a 1 en ambos registros, se habilitará el bit ESB
en el Status Byte Register. Este registro de activación se fija con el comando *ESE <
valor de 0 a 255, y se lee con la consulta *ESE? (que siempre devolverá el último valor fijado por el
controlador). En el encendido está fijado a 0.
Execution Error Register (EER)
Este registro específico del instrumento contiene un número que representa el último error en el
procesado de comandos encontrado en esta interfaz. Los números de error tienen los significados
siguientes:
0
No se ha producido ningún error desde que se leyó por última vez este registro.
100
Error numérico: el valor enviado para el parámetro estaba fuera del rango permitido
de ese comando en las circunstancias presentes.
102
Error de recuperación: se ha solicitado una recuperación de datos de configuración,
pero la memoria especificada no contiene ningún dato.
103
Comando no válido: el comando se reconoce pero no es válido en las actuales
circunstancias. Un ejemplo típico sería intentar modificar directamente V2 cuando las
salidas se encuentran en modo de seguimiento de tensión con V1 como la maestra.
200
Acceso denegado: se ha realizado un intento de cambiar la configuración del
instrumento desde una interfaz cuyos privilegios de escritura han sido bloqueados por
otra interfaz, que es la que los posee.
El Execution Error Register se lee y borra mediante el comando «EER?». En el encendido, este
registro se encuentra configurado a 0 en todas las instancias de interfaz.
No existe un registro de máscara correspondiente: si se produce cualquiera de estos errores, se
activará el bit 4 del Standard Event Status Register. Este bit puede enmascararse frente a
consecuencias posteriores borrando el bit 4 del Standard Event Status Enable Register.
Status Byte Register (STB) y GPIB Service Request Enable Register (SRE) de GPIB
Ambos registros se implementan conforme a lo especificado por la norma IEEE 488.2.
Todo bit activado en el Status Byte Register que se corresponda con un bit activado en el Service
Request Enable Register provocará la activación del bit RQS/MSS en el Status Byte Register,
generando así una petición de servicio en el bus.
El Status Byte Register se lee, bien mediante la consulta *STB?, que retornará MSS en el bit 6, o
mediante Serial Poll (sondeo del puerto de serie), que retornará RQS en el bit 6. El Service
Request Enable Register se fija con el comando *SRE <
Bits 7 y 3: No usados, permanentemente 0.
> y se lee con la consulta *SRE?.
NRF
Página 31
> a un
NRF

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Mx100qp

Tabla de contenido