Sinopsis de la familia de instrucciones "FLIPFLOP"
Esta familia agrupa instrucciones flip-flop.
JK_FF (Página 241)
RS_FF (Página 242)
SR_FF (Página 243)
Consulte también
Sinopsis de las instrucciones CFC (Página 232)
R_TRIG: Detectar flanco de señal ascendente
Función
La instrucción "Detectar flanco de señal ascendente" permite detectar un cambio de estado de
"0" a "1" en la entrada CLK.
La instrucción compara el valor actual de la entrada CLK con el estado de la consulta anterior
(marca de flanco), que está almacenada en la instancia indicada.
Cuando la instrucción detecta un cambio de estado de "0" a "1" en la entrada CLK, en la salida Q
se genera un flanco de señal ascendente, es decir, la señal tiene el valor TRUE o "1" exactamente
durante un ciclo.
En todos los demás casos, el estado lógico de la salida de la instrucción es "0".
Sistema de información del TIA Portal
Más información en el sistema de información del TIA Portal:
• "Programación del PLC > Instrucciones > Instrucciones básicas > FUP > Operaciones lógicas
con bits > R_TRIG: Detectar flanco de señal ascendente"
Consulte también
Sinopsis de las familias de instrucciones "BIT_LGC" y "FLIPFLOP" (Página 236)
AND: Combinación lógica Y
Descripción
Esta instrucción combina los valores de entrada formando una Y lógica. El valor de salida es 1
cuando todos los valores de entrada son 1. En otro caso, el valor de salida es 0.
Se puede modificar el número de parámetros de entrada IN.
Configuración de esquemas CFC
Manual de sistema, 05/2021, A5E50981104-AA
Flip-flop JK
Flip-flop RS, desactivación dominante
Flip-flop SR, activación dominante
Trabajar con esquemas CFC para S7
7.17 Esquemas CFC: Referencia
237