1. Cuadro general del sistema CPX-FVDA-P
1.2.1 Patrón de bits de los datos de salida y entrada (datos útiles F)
Patrón de bits de los datos de salida: byte 0 y byte 1
Byte
Bit 7
Byte 0
Reservado
0
Byte 1
Pasivación
por canales
0 = off
1 = on
Tab. 1/5: Patrón de bits de los datos de salida (datos útiles F, byte 0 y byte 1)
Control de conexión
cruzada
1-14
Bit 6
Bit 5
Control de conexión
cruzada
Canal 2
Canal 1
(CH2)
(CH1)
0 = on
1 = off
Reservado
0
Los bits 5 y 6 del byte 0 pueden inhabilitar selectivamente el
control de conexión cruzada en el canal especificado. Con el
control activo se efectúa una comprobación cíclica de las
rutas de desconexión. En ella se comprueba el funciona-
miento de los interruptores electrónicos y la ausencia de
conexiones cruzadas en los cables. El control cíclico provoca
un breve desplazamiento del potencial en la tensión de
salida y esta se produce uniformemente en los lados de P y
M. La tensión de salida permanece constante en gran parte.
Esto no influye en los consumidores libres de potencial.
Bit 4
Bit 3
Reservado
0
Bit 2
Bit 1
Estado teórico
Canal 2
Canal 1
(CH2)
(CH1)
0 = off
1 = on
Confirmación
Canal 2
Canal 1
(CH2)
(CH1)
– Cambio low } high =
confirmación de usuario o
– 1 permanente = confir-
mación automática
Festo P.BE-CPX-SYS-F-ES es 1011NH
Bit 0
Canal 0
(CH0)
Canal 0
(CH0)