5-18
Sistemas Dell PowerEdge 1300 Guía de instalación y solución de problemas
/
%
Las subpruebas del grupo de pruebas Conjunto del Sistema verifican los componen-
tes básicos de la placa base del ordenador y sus funciones relacionadas.
&
!
!
A continuación se describen las subpruebas que constituyen el grupo de pruebas Con-
junto del Sistema y las funciones del ordenador que éstas confirman:
CMOS Confidence Test (Prueba de Confianza CMOS)
Verifica la capacidad de acceso a la NVRAM y su confiabilidad para el almacena-
miento de datos realizando una verificación de patrones de datos y de unicidad
de direcciones de memoria.
DMA Controller Test (Prueba del Controlador de DMA)
Prueba el controlador DMA (direct memory access [acceso directo a la memoria])
y verifica el funcionamiento correcto de sus registros de páginas y de canales
mediante la escritura de patrones en los registros.
Real-Time Clock Test (Prueba del Reloj de Tiempo Real)
Confirma la funcionalidad y la precisión del RTC (real-time clock [reloj de tiempo
real]) del ordenador.
System Timers Test (Prueba de los Temporizadores del Sistema)
Verifica los temporizadores utilizados por el microprocesador para la cuenta de
eventos, la generación de frecuencias y otras funciones. Se prueban únicamente
las funciones que pueden activarse por software.
Interrupt Controller Test (Prueba del Controlador de Interrupciones)
Genera una interrupción en cada línea IRQ (interrupt request [petición de interrup-
ción]) para verificar que los dispositivos que utilizan cada línea pueden
comunicarse con el microprocesador y que el controlador de interrupciones envía
las direcciones de memoria correctas al microprocesador.
APIC Test (Prueba APIC)
Verifica que el procedimiento utilizado para inicializar un sistema de multiprocesa-
dor sea capaz de recibir apropiadamente interrupciones del APIC (Advanced
Peripheral Interrupt Controller [controlador avanzado de interrupciones de periféri-
cos]) de entrada/salida (E/S).
APIC MP Test (Prueba APIC MP)
Asegura que todos los microprocesadores son capaces de recibir apropiada-
mente interrupciones del APIC de E/S.