Ejemplo: DGRD
El ejemplo siguiente demuestra un programa que lee datos de cuatro interruptores digitales (DFBN-031D-B de
IDEC) para un registro de datos del módulo de la CPU, utilizando un módulo de entrada de CC de 8 puntos y
un módulo de salida de receptor de transistor de 16 puntos.
DGRD
BCD4
I30
I5
Diagrama de cableado de E/S
I
Q
D1
Q30
D10
Módulo de entrada de
CC de 8 puntos
FC4A-N08B1
I30
I31
I32
I33
I34
I35
I36
I37
COM
COM
(+)
24 V CC
Fuente de
(–)
alimentación
M
ANUAL DEL USUARIO DE
Cuando la entrada I5 está activada, el valor de 4 dígitos de los
interruptores digitales de BCD se leen en el registro de datos D10.
Transistor de 16 puntos
Módulo de salida de receptor
FC4A-T16K3
Q30
Q31
Q32
Q33
Q34
Q35
Q36
Q37
COM(–)
+V
M
S
FC4A FC9Y-B1145
ICRO
MART
16: I
NSTRUCCIONES DE INTERFAZ
Interruptores
digitales
C
8
4
2
1
C
8
4
2
1
C
8
4
2
1
C
8
4
2
1
0
10
1
10
2
10
3
10
16-5