P64x
3.2
LÓGICA TIS
CT1 I1 > CTS I1
CT2 I1 > CTS I1
≥2
CT3 I1 > CTS I1
CT4 I1 > CTS I1
CT5 I1 > CTS I1
Bloque CTS
Inrush detector
CT Exclusion Alarm
CT1 I2/I1 > CTS I2/I1>2
CT2 I2/I1 > CTS I2/I1>1
&
CT3 I2/I1 > CTS I2/I1>1
CT4 I2/I1 > CTS I2/I1>1
CT5 I2/I1 > CTS I2/I1>1
CT1 I2/I1 > CTS I2/I1>1
CT2 I2/I1 > CTS I2/I1>2
&
CT3 I2/I1 > CTS I2/I1>1
CT4 I2/I1 > CTS I2/I1>1
CT5 I2/I1 > CTS I2/I1>1
CT1 I2/I1 > CTS I2/I1>1
CT2 I2/I1 > CTS I2/I1>1
&
CT3 I2/I1 > CTS I2/I1>2
CT4 I2/I1 > CTS I2/I1>1
CT5 I2/I1 > CTS I2/I1>1
CT1 I2/I1 > CTS I2/I1>1
CT2 I2/I1 > CTS I2/I1>1
&
CT3 I2/I1 > CTS I2/I1>1
CT4 I2/I1 > CTS I2/I1>2
CT5 I2/I1 > CTS I2/I1>1
CT1 I2/I1 > CTS I2/I1>1
CT2 I2/I1 > CTS I2/I1>1
&
CT3 I2/I1 > CTS I2/I1>1
CT4 I2/I1 > CTS I2/I1>1
CT5 I2/I1 > CTS I2/I1>2
CTS Estado
Indicación
Restricción
V01227
Figura 133: Diagrama de la lógica TIS
3.3
GUÍA DE APLICACIÓN
3.3.1
ESTABLECIMIENTO DE DIRECTRICES
La intensidad de secuencia positiva en al menos dos entradas de corriente supera el ajuste STI I1. El ajuste STI I1
deberá estar por debajo de la corriente de carga mínima del objeto protegido. Por tanto, podrá usarse el 10% de la
corriente nominal.
P64x-TM-ES-1.3
1
1
&
&
&
&
&
1
Capítulo 14 - Supervisión
1
&
&
&
&
&
&
&
&
&
&
&
Alarm Fallo STI
BLOQ STI
STI Fallo TI1
STI TI1
STI Fallo TI2
STI TI2
STI Fallo TI3
STI TI3
STI Fallo TI4
STI TI4
STI Fallo TI5
STI TI5
315