Señales E/S y memoria buffer
Dirección (Dez./Hex.)
Descripción
CH1
CH2
Error al ajustar el "interruptor" o el modo de funciona-
miento
0000
≠ 0000
b
b
b
515
b
(203
)
H
b
b
b
b
516
Número de marcos de datos registrados definidos por el
(204
)
usuario
H
Se indica si un marco de datos definido por el usuario
está registrado en lla Flash-EPROM. Cada bit de este
rango representa un marco de datos:
Bit 0 de la dir. 517 (205
517–541
(205
–21D
)
H
H
Bit 15 de la dir. 529 (211
El marco está registrado en el módulo cuando está
puesto el bit correspondiente. El resto de los bits de
este rango sirven de reserva.
542
Número de marcos de datos registrados predefinidos
(21E
)
H
543
Reservado (no es posible el acceso)
(21F
)
H
Resultado al guardar parámetros en la Flash-EPROM
544
0: sin errores
(220
)
≠ 0: Se ha producido un error al escribir, el valor regis-
H
trado en un código de error
Tab. 4-3:
Distribución de la memoria buffer de los módulos de interfaz (8)
Sistema Q de MELSEC - Módulos de interfaz
: sin errores
H
: error (ver abajo)
H
Bit 0: Número del protocolo de comunicación (CH1)
0: sin errores, 1: ajuste erróneo
Bit 1: Velocidad de transmisión
0: sin errores, 1: ajuste erróneo
Bit 3: Cambio del modo de funcionameinto aunque
está bloqueado el cambio de los ajsutes (CH1)
0: sin errores, 1: error al cambiar
Bit 4: Número del protocolo de comunicación (CH2)
0: sin errores, 1: ajuste erróneo
Bit 5: velocidad de transmisión (CH2)
0: sin errores, 1: ajuste erróneo
Bit 7: Cambio del modo de funcionameinto aunque
está bloqueado el cambio de los ajsutes (CH2)
0: sin errores, 1: error al cambiar
Bit 14: número de estación
0: sin errores, 1: rango excedido
Bit 15: funcionamiento conjunto
0: sin errores, 1: ajuste erróneo
): Marco n°. 1000 (3E8
H
:
:
): Marco n°. 1199 (4AF
H
Ajuste previo*
0
)
H
Dependiente del
marco de datos
registrado
)
H
0
Memoria buffer
Protocolo válido
Referen-
cia
MC Libre Bidir
Sección
5.5.1
R
Cap. 18
Cap. 23
Sección
R
—
13.5.2
—
RW
—
Cap. 21
4 - 11