Comprobación De Los Parámetros Efectivamente Empleados; Protocolo De Comunicación - Mitsubishi Electric MELSEC System Q Manual De Usuario

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido

Publicidad

Reconocimiento y eliminación de errores
23.1.6
Comprobación de los parámetros efectivamente empleados
El ajuste de los protocolos de comunicación empleados, las condiciones de transmisión y los
número de estación del módulo de interfaz se lleva a cabo por medio de cinco "interruptores" en
los parámetros del PLC (ver sección ). Cuando el módulo de interfaz se pone en funciona-
miento, adopta los ajustes de la CPU del PLC y trabaSí con estos parámetros. La sección ante-
rior trata los controles de estos ajustes.
Algunos parámetros pueden modificarse también con el módulo en funcionamiento (ver capí-
tulo 18). Si se presentan errores después de una modificación tal, hay que comprobar los ajus-
tes válidos en ese momento.
Esos ajustes son visualizados en el GX Configurator-SC en el cuadro de diálogo Transmission
control and other monitor/test (ver sección 21.5.3). Pero también se registran a la memoria
buffer del módulo de interfaz.
Rangos de memoria en la memoria buffer para los ajustes válidos momentáneamente
b Protocolo de comunicación
Fig. 23-17: Las direcciones de memoria buffer 594 (252H) y 610 (262H) contienen
b Ajustes de transmisión
Fig. 23-18: Los contenidos de las direcciones de memoria buffer 595 (253H) y 611
Los significados de cada uno de los bits se corresponden con los interruptores de los
parámetros PLC y están descritos en la sección .
Sistema Q de MELSEC - Módulos de interfaz
Dirección de la
memoria buffer
b15
594 (252
)
H
610 (262
)
H
los números de los protocolos de comunicación efectivamente
empleados
Dirección de la
memoria buffer
b15 b14 b13 b12 b11 b10 b9 b8 b7 b6 b5 b4 b3 b2
595 (253
)
0
0
0
H
0
0
0
611 (263
)
H
Velocidad de transmisión
(263H) indican los ajustes de transmisión efectivamente empleados
Comprobación del estado del módulo de interfaz
hasta
1 hasta 7
1 hasta 7
0
1/0 1/0 1/0 1/0 1/0 1/0 1/0 1/0 1/0 1/0 1/0 1/0
0
1/0
1/0
1/0
1/0
1/0
1/0
b0
Interfaz CH1
Interfaz CH2
b1 b0
1/0
1/0
1/0
1/0
1/0
1/0
Número de
bits de datos
Comprobación de paridad
Paridad par o impar
Número de los bits de parada
Suma de control
Modificaciones de programa en modo RUN
Modificación de ajustes
QK00144c
CH1
CH2
Modo de
funcionamiento
QK00154c
23 - 13

Hide quick links:

Publicidad

Tabla de contenido
loading

Tabla de contenido