Comprobación De Los Parámetros Ajustados; Rangos De Memoria En La Memoria Buffer Para Ajustes De Interruptor - Mitsubishi Electric MELSEC System Q Manual De Usuario

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido

Publicidad

Comprobación del estado del módulo de interfaz
Fig. 23-12: Ejemplo de programa para el registro del estado de la comunicación con el
23.1.5
Comprobación de los parámetros ajustados (posiciones de interruptor)
El ajuste de los protocolos de comunicación empleados, las condiciones de transmisión y los
número de estación del módulo de interfaz se lleva a cabo por medio de cinco "interruptores" en
los parámetros del PLC (ver sección 5.4.2). Los ajustes guardados en la CPU del PLC se le
transmiten al módulo de interfaz durante las puesta en funcionamiento. Después funciona con
los parámetros ajustados. En el capítulo 18 se describe cómo es posible modificar esos ajustes
también durante el funcionamiento del módulo.
Si se presentan errores después de una modificación tal, hay que comprobar los ajustes
empleados en ese momento (sección23.1.6). El ajuste de los interruptores puede comprobarse
con el GX Developer o con el GX IEC Developer (ver página 23-2). Si el ajuste no fuera correcto,
puede buscarse la causa en el cuadro de diálogo Monitors other del GX Configurator-SC, o
evaluar la memoria buffer del módulo de interfaz.

Rangos de memoria en la memoria buffer para ajustes de interruptor

b El número de estación ajustado con el interruptor 5 aparece en la dirección de memoria
buffer 512 (200
b Cada uno de los bits en la dirección de memoria buffer 515 (203
ajuste de los interruptores o en el cambio de los ajustes (ver página 4-11).
b Protocolo de comunicación
Fig. 23-13: Los protocolos de comunicación a jsutados con los interruptores 2 y 4
23 - 10
Registro del estado de
la comunicación
b15
D0
D1
protocolo MC
) como valor entre 0 y 31.
H
Dirección de la
memoria buffer
b15
592 (250
)
H
608 (260
)
H
se registran en las direcciones de memoria buffer 592 (250H) ó 608
(260H).
Reconocimiento y eliminación de errores
FROMP
H0
FROMP
H0
b0
CH1 espera a un comando o no
0
emplea el protocolo MC.
CH2 accede a la CPU del PLC
4
después de recibir un comando.
hasta
b0
0 hasta 8
0 hasta 7
H255
D0
K1
H265
D1
K1
DTR: EIN, DSR: EIN, RS: EIN
) muestra errores en el
H
Interfaz CH1
Interfaz CH2
MITSUBISHI ELECTRIC
QK00146c
QK00144c

Publicidad

Tabla de contenido
loading

Tabla de contenido