Rockwell Automation Allen-Bradley PLC-5 Manual De Referencia Del Conjunto De Instrucciones Generales página 237

Controladores programables
Ocultar thumbs Ver también para Allen-Bradley PLC-5:
Tabla de contenido

Publicidad

Instrucciones de transferencia en bloques BTR y BTW e instrucción de transferencia de E/S ControlNet CIO
Este bit:
Error .ER (bit 12)
Continuo .CO (bit 11)
Habilitado-esperando
.EW (bit 10)
No repuesta .NR (bit 09)
Tiempo de espera .TO
(bit 08)
Lectura-escritura .RW
(bit 07)
ATENCION:
de transferencia en bloques asíncronamente con el escán
!
de programa. El estado de estos bits se puede cambiar
en cualquier punto en el escán de programa. Si examina
estos bits en la lógica de escalera, copie el estado una
vez a un bit de almacenamiento cuyo estado está
sincronizado con el escán de programa. De lo contrario,
los problemas de temporización pueden invalidar el
programa, lo cual puede resultar en daños al equipo o
lesiones corporales.
Importante: Cuando se usan tipos de archivo de números enteros
(N) y transferencia en bloques (BT), se ponen a cero los
bits .EN, .ST, .EN, .ER, .EW y .NR durante el preescán.
El programa de lógica de escalera debe condicionar el uso de los
datos de transferencia en bloques en el estado del bit .DN.
Se establece:
cuando el procesador detecta el fallo de la transferencia en
bloques. El bit .ER se restablece la próxima vez que el
renglón asociado va de falso a verdadero.
cuando usted edita la instrucción para operación repetida
de la transferencia en bloques después del primer escán,
independientemente de que el procesador continúe
escaneando el renglón del procesador.
Restablezca el bit .CO si desea que la condición de renglón
inicie las transferencias en bloques (retorno al modo no
continuo). Si usa las transferencias en bloques continuas
en un diagrama de función secuencial, vea el Apéndice B
"Referencia SFC" de este manual.
cuando la solicitud de transferencia en bloques entra a la
cola. Si la cola está completa, este bit permanece
restablecido hasta que haya espacio en la cola.
El bit .EW se restablece cuando el renglón asociado va de
falso a verdadero.
En el modo continuo, una vez que el bit .EW se establece,
permanece establecido. Use el bit .EW para verificar que
una instrucción BTW o BTR esté en la cola antes de salir de
un paso SFC.
si el módulo de transferencia en bloques no responde a la
primera solicitud de transferencia en bloques. El bit .NR se
restablece cuando el renglón asociado va de falso a
verdadero (no se usa con transferencias en bloques
remotas).
si restablece el bit de tiempo de espera mediante la lógica
de escalera o monitor de datos, el procesador intenta
repetidamente enviar una solicitud de transferencia en
bloques a un módulo sin respuesta durante cuatro
segundos antes de establecer el bit .ER.
Si establece el bit .TO mediante la lógica de escalera o
monitor de datos, el procesador inhabilita el temporizador
de cuatro segundos y solicita una transferencia en bloques
una vez más antes de establecer el bit .ER.
controlado por la instrucción. Un 0 representa una
operación de escritura. Un 1 representa una operación de
lectura.
El procesador ejecuta las instrucciones
15-7
1785-6.1ES Noviembre de 1998

Hide quick links:

Publicidad

Tabla de contenido
loading

Tabla de contenido