Manual de instalación
10.8
ENABLES (M5950) Cabezal principal
10.
DIRS (M5951) Cabezal principal
REFPOINS (M5952) Cabezal principal
DRSTAFS (M5953) | DRSTASS (M5954) Cabezal principal
CNC 8035
(S
M: V15.3
)
OFT
X
(S
T: V16.3
)
OFT
X
·362·
Salidas lógicas del cabezal
Esta señal se utiliza cuando se está trabajando con el cabezal en lazo cerrado (M19). El CNC
únicamente atiende a las señales del cabezal que está seleccionado.
El CNC pone esta señal a nivel lógico alto para indicar al PLC que permita el movimiento del cabezal.
Esta señal se utiliza cuando se está trabajando con el cabezal en lazo cerrado (M19). El CNC
únicamente atiende a las señales del cabezal que está seleccionado.
El CNC utiliza esta señal para indicar al PLC en que sentido se mueve el cabezal.
Si la señal se encuentra a nivel lógico alto indica que el cabezal se desplaza en sentido negativo.
Si la señal se encuentra a nivel lógico bajo indica que el cabezal se desplaza en sentido positivo.
Esta señal se utiliza cuando se está trabajando con el cabezal en lazo cerrado (M19). El CNC
únicamente atiende a las señales del cabezal que está seleccionado.
El CNC pone esta señal a nivel lógico alto para indicar al PLC que ya se ha realizado la búsqueda
del punto de referencia del cabezal.
Se pone a nivel lógico bajo en el encendido del CNC, tras ejecutar la secuencia [SHIFT] [RESET],
si se produce alarma de captación por pérdida de memoria y cada vez que se pase de lazo cerrado
(M19) a lazo abierto.
El CNC utiliza estas señales cuando la comunicación con el regulador es vía CAN e indican el
estado del regulador.
Tras accionar el interruptor general del armario eléctrico se
le proporcionan 24 V DC al regulador.
El regulador efectúa una comprobación interna.
Si es correcta, activa la salida System OK.
A partir de este momento se debe suministrar potencia a la
fuente.
Cuando se dispone de potencia en el bus el regulador está
preparado para tener par.
Para ello se deben activar las entradas drive enable y speed
enable
Una vez activadas las entradas drive enable y speed enable
el regulador está funcionando correctamente.
Cuando se produce un error interno en el regulador las señales DRSTAF* y DRSTAS* se ponen
a nivel lógico bajo.
DRSTAF*
DRSTAS*
0
0
0
1
1
0
1
1