Allen-Bradley SLC 500 Serie Manual De Referencia página 191

Tabla de contenido

Publicidad

El bit de acumulador valor bajo preseleccionado LP (bit 8) es un bit
reservado para todos los contadores progresivos. No escriba a este bit.
(Excepción – puede establecer o restablecer este bit durante la configuración
inicial de la instrucción HSC. Vea la página 7–6 para obtener más información.
Para los contadores bidireccionales, si el acumulador de hardware se hace
menor o igual que el valor bajo preseleccionado, el bit LP será establecido por el
controlador. Si el acumulador de hardware se hace mayor que el valor bajo
preseleccionado, el bit LP será restablecido por el controlador.
El bit de interrupción del contador de alta velocidad causada por overlow
IV (bit 7) se establece para identificar un overflow como la causa de una rutina
de interrupción del contador de alta velocidad. Los bits IN, IH e IL serán
restablecidos por el controlador cuando el bit IV se establezca. Examine este bit
al inicio de la rutina de interrupción del contador de alta velocidad (archivo 4)
para determinar el porqué de la interrupción ocurrida.
El bit de interrupción del usuario causada por underflow IN (bit 6) se
establece para identificar un underflow como la causa de una ejecución de la
rutina de interrupción del contador de alta velocidad. Los bits IV, IH e IL serán
restablecidos por el controlador cuando el bit IN se establezca. Examine este bit
al inicio de la rutina de interrupción del contador de alta velocidad (archivo 4)
para determinar el porqué de la interrupción ocurrida.
El bit de interrupción del usuario causada por el valor alto preseleccionado
alcanzado IH (bit 5) se establece para identificar un valor alto
preseleccionado alcanzado como la causa de ejecución de la rutina de
interrupción del contador de alta velocidad. Los bits IV, IN e IL serán
restablecidos por el controlador cuando el bit IH se establezca. Examine este bit
al inicio de la rutina de interrupción del contador de alta velocidad (archivo 4)
para determinar el porqué de la interrupción ocurrida.
El bit de interrupción del contador de alta velocidad causada por valor
bajo preseleccionado alcanzado IL (bit 4) se establece para identificar un
valor bajo preseleccionado alcanzado como la causa de ejecución de la rutina de
interrupción del contador de alta velocidad. Los bits IV, IN e IH serán
restablecidos por el controlador cuando el bit IL se establezca. Examine este bit
al inicio de la rutina de interrupción del contador de alta velocidad (archivo 4)
para determinar el porqué de la interrupción ocurrida.
Bit de interrupción pendiente del contador de alta velocidad PE (bit 3) es
establece para indicar que una interrupción del contador de alta velocidad
espera la ejecución. Este bit es puesto a cero por el controlador cuando la rutina
de interrupción del contador de alta velocidad comienza a ejecutar. Este se
restablece si una instrucción RAC o RES se ejecuta. No escriba a este bit.
El bit de interrupción perdida del contador de alta velocidad LS (bit 2) se
establece si una interrupción del contador de alta velocidad ocurre mientras que
el bit PE esté establecido. Puede restablecer este bit con una instrucción OTU o
ejecutando una instrucción RAC o RES.
El bit de habilitación de interrupción del contador de alta velocidad IE
(bit 1) se establece cuando la interrupción del contador de alta velocidad se
habilita para marchar cuando ocurre una condición de interrupción del contador
de alta velocidad. Se restablece cuando la interrupción se inhabilita. Este bit
también se establece cuando el contador de alta velocidad se configura por
primera vez. No escriba a este bit.
Cómo usar las instrucciones del contador de alta velocidad
7–5

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Micrologix 1000

Tabla de contenido