Instrucciones aritméticas
6.4.8
Enlace lógico O de datos binarios (WOR, DOR)
K, H, KnX, KnY, KnM,
KnS, T, C, D, R ,
K, H, KnX, KnY, KnM,
KnS, T, C, D, R ,
Solo en FX
Solo en FX
Forma de funcionamiento
Enlace lógico O de datos binarios
Descripción
b Se ejecuta un enlace lógico O de bits sueltos.
b Los datos en (S1+) y (S2+) se enlazan entre sí por bits.El resultado del enlace se guarda en (D+).
( S1+ )
X0
Fig. 6-51:Utilización de la instrucción WOR
6 – 56
WOR
(S1+)
(S2+)
S1+, S2+
KnY, KnM, KnS,
T, C, D, R ,
V, Z, U \G
V, Z, U \G
DOR
(S1+)
(S2+)
S1+, S2+
KnY, KnM, KnS,
V, Z, U \G
V, Z, U \G
/FX
/FX
3G
3U
3UC
y FX
3U
3UC
( S2+ )
1
1
1
0
0
1
0
0
[ S1+ ]
[ S2+ ]
WOR
D10
D12
( D10 )
( D12 )
1
1
1
(D10)
1
0
1
(D12)
1
1
1
(D14)
WOR
(D+)
CPU
D+
Instrucción de impulso (P) Procesamiento
©
DOR
(D+)
CPU
D+
Instrucción de impulso (P) Procesamiento
©
T, C, D, R ,
Tab. 6-14:
( D+ )
Tabla de veracidad y el enlace O
1
1
1
0
Fig. 6-50:
Ejemplo de programación para utilizar la
[ D+ ]
instrucción WOR
D14
( D14 )
1
0
1
0
0
1
1
0
0
1
0
1
0
0
1
1
1
1
Instrucciones de aplicación
FNC 27
Enlace lógico O
FX2N
FX1S
FX1N
FX2NC
©
©
©
Pasos del programa
16 bits 32 bits
WOR/
©
WORP
FNC 27
Enlace lógico O
FX2N
FX1S
FX1N
FX2NC
©
©
©
Pasos del programa
16 bits 32 bits
DOR/
©
DORP
1
0
0
1
1
0 1
0
0
0
1
0
0 0
0
0
0 1
1
1
1
MITSUBISHI ELECTRIC
FX3U
FX3G
FX3UC
©
©
7
FX3U
FX3G
FX3UC
©
©
13
C000087C
C000062C