desbordamiento del Timer/Counter2 son ejecutadas. En Modo PWM, este bit es
puesto en uno cuando cuenta cambios el Timer/Counter2 cuenta los cambios
en la localidad 0x00.
16.11.9 GTCCR – Registro General de Control del Timer/Counter
• Bit 7 - TSM: Modo de Sincronización del Timer/Counter
Escribiendo un uno en el TSM, se activa el modo de sincronización del
Timer/Counter. En este modo, el valor que es escrito en los bits PSRASY y
PSRSYNC son guardados, por lo tanto guarda el prescalador correspondiente.
Esto asegura que el Timer/Counter correspondiente son interrumpidos y
pueden ser configurados para el mismo valor sin el riesgo de que uno de ellos
avance durante la configuración.
Cuando el bit TSM es puesto a cero, los bits PCRASY y PSRSYNC son
limpiados
por
hardware,
y
el
Timer/Counter
comienza
a
contar
simultáneamente.
• Bit 1 – PSRASY: Reseteo del Prescaler del Timer/Counter2
Cuando este bit está en uno, el prescalador del Timer/Counter será reseteado.
Este bit es inmediatamente limpiado por hardware. Si el bit es escrito cuando el
Timer/Counter se encuentra operando en modo asincrónico, este bit
permanecerá en uno hasta que el prescalador sea reseteado. Este bit no será
limpiado por hardware si el bit TSM es uno.
• Bit 0 - PSRSYNC: Reseteo del Prescaler
Cuando este bit está en uno, el prescalador
del Timer/Counter1 y el
Timer/Counter0 será reseteado. Este bit es inmediatamente limpiado por
hardware excepto si el bit TSM está en uno.
Note que el Timer/Counter1
y el Timer/Counter0 accionan el mismo
prescalador y el reseteo de este prescalador no afecta a ambos timers.