la bandera- Cuando el bit-I en el SREG, OCIE0B (Habilitación de interrupciones
Timer/Contador Modo de comparación B), y OCF0B esta en uno, el
timer/contador en modo de comparación es ejecutado.
• Bit 1 – OCF0A: Modo de comparación A de la bandera a la salida
Timer/Contador 0
El bit OCF0A es uno cuando el modo de
Comparación ocurre entre el
Timer/Contador y el dato en OCR0A- Registro de salida de comparación 0 B.
OCF0A esta en cero por hardware cuando esta ejecutando la correspondiente
interrupción. Alternativamente, OCF0B esta en cero por escribir uno lógico en
la bandera- Cuando el bit-I en el SREG, OCIE0A (Habilitación de interrupciones
Timer/Contador0 Modo de comparación), y OCF0A esta en uno, el
timer/contador0 en modo de comparación es ejecutado.
• Bit 0 – TOV0: Desbordamiento de Bandera Timer/Counter0
El bit TOV0 esta en uno cuando ocurre un desbordamiento en el
Timer/Counter0. TOV0 esta en cero por hardware cuando esta ejecutando el
correspondiente vector de interrupción. Alternativamente, TOV0 esta en cero
cuando se escribe uno lógico por la bandera. Cuando el bit-I del SREG, TOIE0
(Habilitación de Interrupción por desbordamiento Timer/Contador0), y TOV0
esta en uno, la interrupción por desbordamiento del Timer/Contador0 es
ejecutada.
La configuración de esta bandera es dependiente del bit WGM02:0
15. Timer/Counter1 con PWM 16-Bits
15.1 Especificaciones
• Diseñado para 16 bits PWM
• Dos salidas independientes de comparación unitaria
• Registros comparadores con doble salida de Buffer
• Entrada de captura unitaria
• Entrada de captura y cancelación de ruido
• Recarga Automática en los modos Clear Timer y Compare Match