10.0.3 Reset del Power-on
Un pulso del Power-on (POR) es generado por un circuito de detención interno
del chip. El circuito del POR está activado cuando el VCC esta por debajo del
nivel de detección. El circuito del POR puede ser usado para disparar el reset,
así como para detectar una falla en el voltaje de alimentación.
El circuito de reset del Power-on asegura que el dispositivo sea reseteado desde
el Power-on. Alcanzar el voltaje umbral del Power-on llama al contador del
programa, el cual determina cuanto tiempo el dispositivo está en reset desde de
subir el VCC. La señal de RESET es activada otra vez, sin ningún retardo,
cuando el VCC decrementa por debajo del nivel de detección.
10.0.4 Reset Externo
Un reset externo es generado por un nivel bajo en el pin de RESET. Los pulsos
de RESET más largos que el ancho del pulso mínimo generan un reset, o si el
reloj no está corriendo. Pulsos cortos no garantizan generar un reset. Cuando la
señal aplicada alcanza el voltaje umbral de Reset – VRST – en su flanco positivo,
el contador de retardos inicia al MCU después de que periodo de tiempo t
ha
out
terminado.