Atmel ATmega164P/V Manual De Usuario página 221

Microcontrolador avr de 8 bits de alto rendimiento y bajo consumo.
Tabla de contenido

Publicidad

Los estados activos son:
• Captura DR: Datos en los pines externos son probados en el Boundary-scan
Chain.
• Desplazamiento DR: La cadena de revisión interna es desplazada por la
entrada del TCK.
• Actualización DR: Datos desde la cadena de revisión es aplicada a los pines
de salida. Sin embargo, las salidas de habilitacion no son conectadas a los pines.
AVR_RESET; 0xC
24.4.4
Las especificaciones publicas del AVR en las instrucciones JTAG son forzadas a
los dispositivos AVR en el modo Reset o desconectando la fuente reset del
JTAG. El controlador TAP nos es reseteado por esta instrucción. El bit uno del
Registro Reset es seleccionado como registro de datos. Note que el reset seria
activado tan pronto este uno lógico en la cadena Reset. La salida desde esta
cadena no es habilitada.
Los estados de activación son:
• Desplazamiento DR: El Registro reset es desplazado por la entrada del TCK.
BYPASS; 0xF
24.4.5
Obligatoriamente las instrucciones JTAG seleccionan el Registro de desviación
para el registro de datos.
Los estados de activación son:
• Captura DR: cargando 0 lógico en el Registro de Desviación.
• Desplazamiento DR: El Registro de Desviación célula entre TDI y TDO es
desplazado.
24.5 Boundary-scan Chain
El Boundary-scan chain tiene la capacidad manejar y controlar los niveles
lógicos de los pines de E/S digital, así como el límite entre digital y lógico
digital para circuitos analógicos que tienen conexiones off-chip.
Escaneando Pines de los Pórticos Digitales
24.5.1
La Figura 24-3 muestra la célula del Boundary-scan para pin de pórticos bi-
direccionales. La función pull-up es deshabilitada durante Boundary-scan
cuando el JTAG IC contiene EXTEST o SAMPLE_PRELOAD. La célula consiste
de pines bi-direccionales combinando las tres señales del Control de Salida
OCxn, Datos de Salida ODxn, y Datos de Entrada IDxn, en solo dos fases del
Registro de Desplazamiento. Los índices del pórtico y el pin no son usados en
las siguientes descripciones del Boundary-scan logia y no son incluidas las
figuras en el datasheet. La Figura 24-4 muestra simple pin digital del pórtico
como se describe en la sección E/S de Pórticos. Cuando ninguna función
alternativa en el pórtico es presente, los datos de Entrada ID correspondientes
al valor del Registros PINxn (pero ID no ha sido sincronizado), los datos de
salida corresponden al registro del PORT, control de salida correspondiente a la

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Atmega324p/vAtmega644p/v

Tabla de contenido