21.3 Descripción de Registros
21.3.1 ADCSRB – Registro de Control y Estado B del ADC
• Bit 6 – ACME: Habilitación del Comparador Analógico Multiplexado
Cuando este bit es escrito con uno lógico y el ADC es apagado (ADEN en
ADCSRA es cero), el ADC multiplexor selecciona la entrada negativa del
Comparador Analógico. Cuando este bit es escrito con cero lógico, AIN1 es
aplicado a la entrada negativa del Comparador Analógico.
21.3.2 ACSR – Registro de Control y Estado del Comparador Analógico
Digital
• Bit 7 – ACD: Desabilitación del Comparador Analógico
Cuando este bit es escrito con uno lógico, la energía del Comparador Analógico
es quitada. Este bit puede ser habilitado en cualquier momento y apagar el
Comparador analógico. Esto reduce el consumo de emergía en los modos
activo e Idle. Cuando se carga el bit de ADC, la Interrupción del Comparador
Analógico seria deshabilitada por limpieza del bit ACIE en ACSR. Por otra
parte una interrupción puede ocurrir cuando este bit es cambiado.
• Bit 6 – ACBG: Selección del Comparador Analógico Bandgap
Cuando este bit es puesto, un arreglo bandgap de referencia de voltaje
remplaza la entrada positiva del Comparador Analógico. Cuando la referencia
bandgap es usada como entrada del Comparador Analógico, esto tomara algún