Definición Del Bus De Interfase Serial (2-Wire) - Atmel ATmega164P/V Manual De Usuario

Microcontrolador avr de 8 bits de alto rendimiento y bajo consumo.
Tabla de contenido

Publicidad

20. Interfase Serial 2 Hilos (2-wire)
20.1 Descripción
• Interfase de comunicación flexible, solo necesita dos líneas del bus.
• Soportan la operación de Maestro y Esclavo
• Los Dispositivos pueden operar como Transmisor o Receptor
• 7- bits de dirección permiten a 128 diferentes direcciones de esclavo.
• Soporte arbitrario multi-maestro
• Velocidad de transferencia de datos superior a 400 KHz.
• Slew-rate Limited Output Drivers
• Circuitería de supresión de ruido y picos en las líneas del bus.
• Dirección del Esclavo Totalmente Programable con el Apoyo de Llamada de
General
• Reconocimiento de la dirección al despertar el AVR del modo Sleep.
20.2 Definición del Bus de Interfase serial (2-wire)
La interfase seria de 2-hilos (TWI) es idealmente satisfecha para aplicaciones
típicas de los microcontroladores. El protocolo TWI permite el diseño del
sistema a interconectar a 128 dispositivos diferentes usando solo dos líneas del
bus bi-direccionable, una para reloj (SCL) y otra para datos (SDA). Solo el
hardware externo necesita que la implementación del bus sea simplemente una
resistencia pull u para cada una de las líneas de los buses TWI. Todos los
dispositivos conectados al bus tienen direcciones individuales, y mecanismos
para resolver la disputa del bus sin inherentes en el protocolo TWI.
20.2.1 Terminología TWI
Las siguientes definiciones son frecuentemente encontradas en esta sección.

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Atmega324p/vAtmega644p/v

Tabla de contenido